Steht doch im ersten CPU-Z Screen in der Timing Table. Bei 400 MHz haben die Chips CL5 (CAS# Latency), bei 333 MHz CL4. Da Du auf Auto gestellt hast, passt das auch erst mal so.
Diese Timingdaten sind ja letztlich Taktzyklen. Speicherzellen sind in Zeilen (Columns) und Spalten (Rows) angeordnet. Wenn auf Speicher zugegriffen wird, müssen die Speicherzellen adressiert werden, was über die Zeilen und Spalten geschieht. Die Daten stehen dann nach x Taktzyklen bereit, hier halt 4 oder 5 für die Zeilen.
Ein Taktzyklus ist auch eine Zeitangabe.
Bei 400 MHz Takt entspricht ein Taktzyklus genau 1/400 MHz = 1/400.000.000 Hz = 0,0000000025 s = 2,5 ns.
4 Takte sind dann 10 ns (4 * 2,5ns) und 5 Takte 12,5 ns (5 * 2,5 ns).
Bei 333 MHz Takt entspricht ein Taktzyklus genau 1/333 MHz = 1/333.000.000 Hz = 0,000000003 s = 3 ns (gerundet). Der Takt dauert hier also ein bischen länger, nämlich eine halbe Nanosekunde.
4 Takte sind dann 12 ns (4 * 3 ns) und 5 Takte 15 ns (5 * 3 ns).
Wie Du siehst, brauchen Deine Speicher ungefähr 12 ns für die Zeilenadressierung. Bei 333 MHz sind es 4 Takte, bei 400 MHz 5.
Die Werte sind somit in Ordnung.
Edit: Wenn Du wie in Deiner Signatur ein Intel-Sockel 775-System hast, dann ist der CL-Wert auch relativ egal. Schnellere CL-Werte bringen hier eher keinen Vorteil.